-
عنوان: طراحی و تحلیل مدار تأخیر واقعی موج میلیمتری در تکنولوژی CMOS
-
ارائهکننده: فاطمه دریاباری
-
استاد راهنما: دکتر عبدالرضا نبوی
-
استاد ناظر خارجی: دکتر محمود کمرهای(دانشگاه: تهران)
-
استاد ناظر داخلی: دکتر سعید سعیدی
-
استاد مشاور: -
-
مکان: دانشکده مهندسی برق و کامپیوتر، اتاق شورا
-
تاریخ: 1394/11/24
-
ساعت: 17
چکیده
تأخیر متغیر الکترونیکی برای شکلدهی پرتو الکترومغناطیسی معمولاً با بلوکهای شیفت دهندهی فاز پیادهسازی میشود. شیفت فاز ثابت در محدودهی باریکی از فرکانس معادل تأخیر زمانی ثابت است. در کاربردهای پهن باند، بلوک تأخیر زمانی واقعی (TTD) برای جلوگیری از پدیدهی دوبینی سیگنال به کار گرفته میشود. در این پایاننامه مدار تأخیر زمانی واقعی در باند ka و در تکنولوژی معرفی و پیادهسازی شده است. تکنیک جدیدی برای ارائهی المان تأخیر فعال پهن باند و متغیر معرفی و توسط ساختار با اندوکتانس متغیر ارائه شده است. دقت تأخیر و بیشترین تأخیر است. مدار بایاس مناسب برای حفظ مدار در برابر تغییرات پروسه، ولتاژ و دما طراحی شده است. برای افزایش قابلیت تنظیمپذیری، ساختار دیگری طراحی شده است. این مدار TTD از سوییچهای فعال توزیعشده استفاده کرده است بهگونهای که سه سوییچ در خط انتقال توزیعشدهاند. سوییچها با ترانزیستورهای گیت-مشترک بهجای معماریهای سورس-مشترک متداول پیادهسازی شدهاند. این جایگزینی اثر میلر خازن بین گیت و درین ترانزیستور در خط ورودی را حذف کرده و بنابراین در طراحی برای ارائهی اختلاففاز برابر، ساختار گیت-مشترک میتواند با ترانزیستورهای بزرگتری طراحی شود و درنتیجه اتلاف پیادهسازی بهبود مییابد. ساختار تأخیر کلی با گام تأخیر ارائه میدهد. مدار کامل از ترکیب سری دو ساختار پیشنهادی تشکیل میشود و میتواند برای دوازده حالت مختلف تنظیم شود. دقت تأخیر نسبی و بیشترین تأخیر قابل ارائه یازده برابر این مقدار یعنی است. این گام تأخیر در فرکانس مرکزی 30GHz معادل ارائهی اختلاففاز است و درواقع یازده حالت در یک تغییردهندهی فاز 6-بیتی پوشش دهی میشود.
کلمات کلیدی
19 بهمن 1394 / تعداد نمایش : 3916